首页
资源下载
云计算
人工智能
信息化管理
前端
区块链
后端
大数据
存储
安全技术
开发技术
操作系统
数据库
服务器应用
游戏开发
物联网
硬件开发
移动开发
网络技术
考试认证
行业
行业研究
课程资源
跨平台
音视频
登录
注册
当前位置:
主页
>
资源下载
>
50
> 设计一个八位加法器
设计一个八位加法器
更新:
2024-05-18 08:45:38
大小:
454KB
推荐:
★★★★★
来源:
网友上传分享
类别:
嵌入式 - 课程资源
格式:
RAR
反馈 / 投诉
文件下载
资源介绍
基于vivado开发平台使用Verilog实现四位加法器的设计然后再级联实现八位加法器
上一篇:
ALU算术逻辑运算 multisim实现
下一篇:
74LS系列芯片全中文资料(PDF)
相关推荐
12-02
libfaceid是一个研究框架,专为构建人脸识别解决方案原型而设计,它通过整合语音合成与语音识别技术,无缝衔接了多种检测、识别及动态模型
12-02
SassThemesLoader:一个专为Webpack设计的Sass主题加载器模块
12-02
一个极为轻量且设计简洁的hexo-theme-polarbear
12-02
Yii2-sceditor是一个为Yii 2.0框架设计的轻量级所见即所得编辑器扩展,支持BBCode和HTML
12-02
设计一个五子棋博弈系统(以Eclipse工程文件形式呈现)
12-02
设计与实现一个基于P2P架构的即时通信系统
12-02
一个设计精美、简洁而高雅的欧美风格静态网站
12-02
aten是一个专为Elixir和Erlang设计的,用于自适应检测节点故障的应计库
12-02
设计一个基于TMS320VC5509和TLV320AIC23的语音通信系统
12-02
设计与实现一个基于ARM9的远程视频监控系统