首页
资源下载
云计算
人工智能
信息化管理
前端
区块链
后端
大数据
存储
安全技术
开发技术
操作系统
数据库
服务器应用
游戏开发
物联网
硬件开发
移动开发
网络技术
考试认证
行业
行业研究
课程资源
跨平台
音视频
登录
注册
当前位置:
主页
>
资源下载
>
49
> 设计一个八位运算器的计算机组成原理
设计一个八位运算器的计算机组成原理
更新:
2024-07-14 08:06:20
大小:
348KB
推荐:
★★★★★
来源:
网友上传分享
类别:
硬件开发 - 开发技术
格式:
DOCX
反馈 / 投诉
文件下载
资源介绍
简单的Verilog语言编写的八位运算器,实现加减与或 移位 自增自减等运算,可以判断结果是否为0,是否有进位。仿真波形图为没加仅为检测之前的,运行环境MaxPlus。写的不好,求轻喷
上一篇:
华中科技大学组成原理实验一报告(运算器)
下一篇:
华科计算机组成原理实验 运算器设计(HUST) Educoder平台 Logisim环境.circ文件
相关推荐
12-02
计算机组成原理与设计第五章涉及硬件软件接口的答案
12-02
山东大学计算机组成原理课程设计的连接图
12-02
计算机组成原理课程设计报告中定点补码一位乘法器的实现与解析
12-02
课程设计的课题为东北大学计算机组成原理
12-02
华工SCUT的计算机组成原理课程设计报告
12-02
合肥工业大学的计算机组成原理课程设计中,包含了制作CPU的内容
12-02
计算机组成原理课程的实验设计与实验报告
12-02
华工的计算机组成原理课程设计
12-02
设计华科计算机组成原理实验中的单总线CPU(采用定长指令周期的3级时序结构),提供(HUST)circ文件
12-02
华中科技大学计算机组成原理实验的第四关是运算器实验