-
使用Proteus 8.6,通过两片74LS161和门电路构建一个六十进制计数器设计
资源介绍
使用两片74LS161和门电路设计一个六十进制计数器。
(1) 画出连线图,输出用七段数码管7SEG-BCD显示出来。
(2)74LS161的CP脉冲由信号源中的DCLOCK提供,要求七段数码管的显示将从00→01→02→03→04→05→06→07→08→09→10→11→12→┄→57→58→59按十进制数循环变化。
使用两片74LS161和门电路设计一个六十进制计数器。
(1) 画出连线图,输出用七段数码管7SEG-BCD显示出来。
(2)74LS161的CP脉冲由信号源中的DCLOCK提供,要求七段数码管的显示将从00→01→02→03→04→05→06→07→08→09→10→11→12→┄→57→58→59按十进制数循环变化。
- 上一篇: 60进制和24进制计数器基于VHDL语言编写
- 下一篇: 用Proteus做的51单片机时钟电路