首页
资源下载
云计算
人工智能
信息化管理
前端
区块链
后端
大数据
存储
安全技术
开发技术
操作系统
数据库
服务器应用
游戏开发
物联网
硬件开发
移动开发
网络技术
考试认证
行业
行业研究
课程资源
跨平台
音视频
登录
注册
当前位置:
主页
>
资源下载
>
50
> 设计数字时钟的VHDL实现
设计数字时钟的VHDL实现
更新:
2024-07-13 16:24:38
大小:
9KB
推荐:
★★★★★
来源:
网友上传分享
类别:
硬件开发 - 开发技术
格式:
TXT
反馈 / 投诉
文件下载
资源介绍
基于VHDL的数字时钟设计,可在quatus2上编译,用于FPGA开发入门。
上一篇:
vhdl数字电子钟
下一篇:
数字逻辑课程设计数字时钟
相关推荐
12-02
基于STM32的MP3播放器设计与实现(提供MDK完整源码).rar下载
12-02
论文研究-高速网络流量统计系统的设计与实现 .pdf下载
12-02
论文研究-一种基于信息熵的分布式网络异常检测系统设计与实现 .pdf下载
12-02
设计与实现嵌入式环境下的TCP/IP协议
12-02
源程序:设计与实现个人博客的ASP方案
12-02
MFC框架下实现通过MD5和AES算法进行加解密,借助26个字母及0-9数字确保每次加密生成的密文各异,而解密后则能恢复正确的原始明文
12-02
基于Proteus 8和keil uVision4软件平台的单片机硬件,用于实现电子时钟功能的期末设计项目
12-02
使用Keil uVision4开发工具实现一分钟秒表的设计
12-02
设计与实现一个基于Java的应急预案匹配系统,并附带源代码
12-02
使用数字证书,JAVA能够实现对文件的加密和解密