首页
资源下载
云计算
人工智能
信息化管理
前端
区块链
后端
大数据
存储
安全技术
开发技术
操作系统
数据库
服务器应用
游戏开发
物联网
硬件开发
移动开发
网络技术
考试认证
行业
行业研究
课程资源
跨平台
音视频
登录
注册
当前位置:
主页
>
资源下载
>
9
> 设计了基于FPGA的多端口存储控制器 (2010年)
设计了基于FPGA的多端口存储控制器 (2010年)
更新:
2024-07-21 13:48:20
大小:
963KB
推荐:
★★★★★
来源:
网友上传分享
类别:
其它 - 开发技术
格式:
PDF
反馈 / 投诉
文件下载
资源介绍
由于 FPGA内部存储资源有限,通常需要使用外部扩展存储器,针对目前广泛应用的 DDR2 SDRAM存储器,采用模块化方法设计了多端口存储控制器,详细介绍了控制器、仲裁器、译 码器等关键模块的设计,并在开发板上进行了实现和测试,实验结果表明其有效带宽可达2 .6 GB/s。
上一篇:
SDRAM工作原理及S3C2410 SDRAM控制器配置方法.doc
下一篇:
内存的原理和时序(SDRAM、DDR、DDR-Ⅱ、Rambus+DRAM)
相关推荐
12-02
设计并实现了一种基于ARM+FPGA的运动控制器
12-02
设计了基于FPGA的多端口存储控制器 (2010年)
12-02
设计与实现一个基于FPGA的多端口SDRAM控制器