登录 注册
当前位置:主页 > 资源下载 > 43 > CDSC-PLL能够精确获取基频分量、相位角及基频信息,基于matlab进行开发

CDSC-PLL能够精确获取基频分量、相位角及基频信息,基于matlab进行开发

  • 更新:2024-07-21 16:42:14
  • 大小:74KB
  • 推荐:★★★★★
  • 来源:网友上传分享
  • 类别:Matlab - 大数据
  • 格式:ZIP

资源介绍

可再生能源和基于电力电子的负载快速部署到电力系统中会导致电能质量下降。 为了解决这个问题,定制的功率设备将通过准确和快速作用的控制算法进行控制。 准确提取电网电压相角信息是高级控制算法的特征之一。 传统的 SRF-PLL 在不平衡和谐波电网电压条件下提供不准确的相位角。 因此,最初使用双二阶广义积分器 (DSOGI) 算子提取准确的基频分量。 因此,通过将 DSOGI 输出馈送到 SRF-PLL 来提取准确的相位和基频信息。 据观察,在存在 DC 和高度失真的电网条件下,基于 DSOGI 的 PLL 会给出不准确的相位角“wt”,这在微电网应用中很常见。 为了进一步改进这个过程,引入了级联延迟信号消除 (CDSC) 算子。 有关更多信息,请参阅以下论文。 N. Lokesh 和 MK Mishra,“用于电网同步的高级 PLL 的比较性能研究”,2020 年 IEEE 电力电子、智