首页
资源下载
云计算
人工智能
信息化管理
前端
区块链
后端
大数据
存储
安全技术
开发技术
操作系统
数据库
服务器应用
游戏开发
物联网
硬件开发
移动开发
网络技术
考试认证
行业
行业研究
课程资源
跨平台
音视频
登录
注册
当前位置:
主页
>
资源下载
>
12
> 设计与ASIC实现高速除法器
设计与ASIC实现高速除法器
更新:
2024-09-22 13:49:20
大小:
31KB
推荐:
★★★★★
来源:
网友上传分享
类别:
硬件开发 - 开发技术
格式:
CAJ
反馈 / 投诉
文件下载
资源介绍
为提高除法计算的速度,提出了新的基-16算法的高速除法器算法,并以专用集成电路设计方法实现。与 MIPS处理器中使用的除法器相比,电路最大延迟减少了27%,计算所需时钟周期数减少了68%,速度性能改善了 77%左右。给出了电路的其他性能指标。该电路适用于对运算速度要求非常高的场合。
上一篇:
Asic II工具
下一篇:
ASIC乘法器设计资料
相关推荐
12-02
计算机组成原理课程设计报告中定点补码一位乘法器的实现与解析
12-02
设计与ASIC实现高速除法器
12-02
高速电路设计与仿真在ARM11上的实现
12-02
设计与仿真实现加法器