首页
资源下载
云计算
人工智能
信息化管理
前端
区块链
后端
大数据
存储
安全技术
开发技术
操作系统
数据库
服务器应用
游戏开发
物联网
硬件开发
移动开发
网络技术
考试认证
行业
行业研究
课程资源
跨平台
音视频
登录
注册
当前位置:
主页
>
资源下载
>
50
> 设计一个基于Verilog HDL语言的32位MIPS流水线CPU
设计一个基于Verilog HDL语言的32位MIPS流水线CPU
更新:
2024-11-29 12:42:02
大小:
3.4MB
推荐:
★★★★★
来源:
网友上传分享
类别:
专业指导 - 课程资源
格式:
RAR
反馈 / 投诉
文件下载
资源介绍
一个用Verilog HDL语言所写的32位MIPS指令系统流水线CPU,内附详细的代码以及报告文档,还有运行结果截图。CPU实现了20余条常用指令。
上一篇:
Vivado下用Verilog编写的带冒险的5级MIPS流水线设计(txt为微云链接)
下一篇:
Vivado下用Verilog编写的带冒险的5级MIPS流水线设计
相关推荐
12-02
设计一个基于Verilog HDL语言的32位MIPS流水线CPU
12-02
在Vivado环境中,采用Verilog语言设计了一个具有冒险特性的5级MIPS流水线
12-02
使用Verilog语言实现基于MIPS指令集的32位流水线CPU设计
12-02
使用Verilog硬件描述语言设计并实现了一款MIPS五级流水线CPU,该CPU不仅支持20条基本指令,还涵盖了其他高级指令的实现
12-02
使用Verilog语言实现基于MIPS指令集的32位单周期CPU设计