-
FPGA实现下的CRC-16算法
资源介绍
以16位CRC - 16校验码为例,在对CRC校验码原理和一般的串行CRC生成算法进行分析的基础上,改进
了串行CRC算法,并进一步推导出并行CRC算法。利用Quartus II集成环境和Verilog HDL语言工具将算法转
变为校验码生成电路,并进行验证比较,最后在FPGA上进行了硬件电路的仿真和实现。结果表明,并行CRC算
法在速度方面明显优于串行CRC算法,但会牺牲较大的硬件空间。
- 上一篇: SOCUT投票系统.Net开源版 v1.0
- 下一篇: crc-16校验算法程序