首页
资源下载
云计算
人工智能
信息化管理
前端
区块链
后端
大数据
存储
安全技术
开发技术
操作系统
数据库
服务器应用
游戏开发
物联网
硬件开发
移动开发
网络技术
考试认证
行业
行业研究
课程资源
跨平台
音视频
登录
注册
当前位置:
主页
>
资源下载
>
41
> 用Verilog语言实现数字秒表功能,作为基本逻辑设计中分频器练习的一部分
用Verilog语言实现数字秒表功能,作为基本逻辑设计中分频器练习的一部分
更新:
2024-06-11 08:34:38
大小:
1KB
推荐:
★★★★★
来源:
网友上传分享
类别:
硬件开发 - 开发技术
格式:
RAR
反馈 / 投诉
文件下载
资源介绍
设置复位开关。当按下复位开关时,秒表清零并做好计时准备。在任何情况下只要按下复位开关,秒表都要无条件地进行复位操作,即使是在计时过程中也要无条件地进行清零操作。 设置启/停开关。当按下启/停开关后,将启动秒表输出,当再按一下启/停开关时,将终止秒表的输出。 采用结构化设计风格描述,即先设计一个10分频电路,再用此电路构建秒表电路。
上一篇:
炫彩时尚曲线背景工作计划PPT模板.zip
下一篇:
Xenon扁平化bootstrap响应式win8后台模板源码
相关推荐
12-02
用Verilog语言实现数字秒表功能,作为基本逻辑设计中分频器练习的一部分