首页
资源下载
云计算
人工智能
信息化管理
前端
区块链
后端
大数据
存储
安全技术
开发技术
操作系统
数据库
服务器应用
游戏开发
物联网
硬件开发
移动开发
网络技术
考试认证
行业
行业研究
课程资源
跨平台
音视频
登录
注册
当前位置:
主页
>
资源下载
>
46
> 数字时钟基于Verilog实现
数字时钟基于Verilog实现
更新:
2024-06-11 09:13:32
大小:
2.92MB
推荐:
★★★★★
来源:
网友上传分享
类别:
讲义 - 课程资源
格式:
DOCX
反馈 / 投诉
文件下载
资源介绍
本文以Altera公司9.0版本的Quartus Ⅱ软件编译硬件描述语言Verilog代码,采用自顶而下的设计方法对代码进行综合、适配、功能仿真,最后下载入Cyclone EP2C5T144的FPGA核心板,实现了数字时钟的设计要求。
上一篇:
哈工大 EDA课程设计 verilog编程 数字秒表
下一篇:
基于verilog 语言的数字电子钟设计
相关推荐
12-02
VHDL程序实现的数字时钟
12-02
基于matlab的FIR数字滤波器设计文章-基于MATLAB的FIR数字滤波器的设计与实现.pdf下载
12-02
论文研究-基于FPGA的全数字超窄带通信系统的设计与实现 .pdf下载
12-02
将 OFDM 传输采用 RS 码与数字调制技术(如 Bpsk)进行比较,这一实现是基于 MATLAB 开发的 RSCode
12-02
设计与实现基于MATLAB的FIR数字滤波器
12-02
源码和程序实现的黑客帝国风格数字雨屏保时钟,内含内存池管理
12-02
基于DCT变换的数字水印算法模拟实现
12-02
基于DCT变换的数字水印算法的matlab实现代码
12-02
基于数字水印技术的DCT变换域实现
12-02
Matlab实现源代码基于DCT数字水印算法