首页
资源下载
云计算
人工智能
信息化管理
前端
区块链
后端
大数据
存储
安全技术
开发技术
操作系统
数据库
服务器应用
游戏开发
物联网
硬件开发
移动开发
网络技术
考试认证
行业
行业研究
课程资源
跨平台
音视频
登录
注册
当前位置:
主页
>
资源下载
>
50
> 设计一个基于Verilog语言的数字电子钟
设计一个基于Verilog语言的数字电子钟
更新:
2024-06-11 09:13:26
大小:
3.88MB
推荐:
★★★★★
来源:
网友上传分享
类别:
硬件开发 - 开发技术
格式:
RAR
反馈 / 投诉
文件下载
资源介绍
基于verilog 语言的数字电子钟设计,数码管实时显示时、分、秒的数字时钟(24小时显示模式);可以调节小时,分钟;能够进行24小时和12小时的显示切换;可以设置任意时刻闹钟,并且有开关闹钟功能;有整点报时功能,几点钟LED灯闪亮几下。
上一篇:
基于Verilog的数字时钟
下一篇:
基于verilog语言的数字时钟设计
相关推荐
12-02
一个C语言设计实例应用于基于DSP的软件无线电系统
12-02
使用Verilog语言实现基于MIPS指令集的32位单周期CPU设计
12-02
设计一个基于单片机的数字时钟系统
12-02
一个基于C语言开发的包含源代码的学生成绩管理系统,适用于毕业设计项目
12-02
基于Verilog语言设计的SDRAM控制器
12-02
设计了一个SDRAM控制器,它是基于Verilog语言实现的,并且包含了源代码
12-02
设计一个基于VHDL语言的4位算术逻辑单元(ALU)
12-02
基于DS1302和LCD1602的数字电子钟设计.doc下载
12-02
设计一款基于Verilog语言的电子秒表
12-02
设计一个基于VHDL的数字计时器