首页
资源下载
云计算
人工智能
信息化管理
前端
区块链
后端
大数据
存储
安全技术
开发技术
操作系统
数据库
服务器应用
游戏开发
物联网
硬件开发
移动开发
网络技术
考试认证
行业
行业研究
课程资源
跨平台
音视频
登录
注册
当前位置:
主页
>
资源下载
>
50
> 设计一个基于Verilog的数字时钟
设计一个基于Verilog的数字时钟
更新:
2024-06-11 09:18:38
大小:
8MB
推荐:
★★★★★
来源:
网友上传分享
类别:
硬件开发 - 开发技术
格式:
ZIP
反馈 / 投诉
文件下载
资源介绍
基于verilog的数字时钟设计
上一篇:
数字电子钟verilog课程设计
下一篇:
EDA 序列信号发生和检测器Verilog设计实验程序
相关推荐
12-02
论文研究-基于FPGA的全数字锁相环的设计与实现 .pdf下载
12-02
基于智能制造数字化企业平台,西门子实现了从设计到制造的全程打造
12-02
设计与实现一个基于P2P架构的即时通信系统
12-02
设计一个基于TMS320VC5509和TLV320AIC23的语音通信系统
12-02
设计与实现一个基于ARM9的远程视频监控系统
12-02
设计与实现一个基于ARM和DSP技术的远程视频监控系统
12-02
设计与研究基于ARM架构的数字视频监控系统
12-02
设计一款基于Verilog的数字竞赛抢答器
12-02
设计并实现了一个基于WinPcap的网络流量在线分析系统,编译环境采用Code::Blocks+WinPcap
12-02
这是一个基于物联网毕业设计而构建的简化版物联网系统,可以视为最小化的物联网实例