登录 注册
当前位置:主页 > 资源下载 > 13 > 使用MAX+PLUS II的图形编辑器设计一个具有3位的十进制加法计数器,并采用VHDL语言来设计D触发器

使用MAX+PLUS II的图形编辑器设计一个具有3位的十进制加法计数器,并采用VHDL语言来设计D触发器

  • 更新:2024-08-04 18:55:26
  • 大小:164KB
  • 推荐:★★★★★
  • 来源:网友上传分享
  • 类别:嵌入式 - 课程资源
  • 格式:RAR

资源介绍

1.在图形编辑器中设计一个3位的十进制加法计数器,以xxxcnt3.gdf命名保存(‘xxx’为您的姓名拼音首字母)。器件设定为EPM7128LC84-6。要求能够从0计数到999。从999归零时产生一个高电平的报警信号。进行波形仿真,验证功能正确。分析此电路的最高计数频率。 2.修改这个计数器的归零值,使其计数到119就归零,增加异步清零功能,加法计数/减法计数控制功能。 3.在文本编辑器中使用VHDL语言设计一个D触发器,具有反向输出端。命名为xxxdff.vhd,仿真验证。