首页
资源下载
云计算
人工智能
信息化管理
前端
区块链
后端
大数据
存储
安全技术
开发技术
操作系统
数据库
服务器应用
游戏开发
物联网
硬件开发
移动开发
网络技术
考试认证
行业
行业研究
课程资源
跨平台
音视频
登录
注册
当前位置:
主页
>
资源下载
>
9
> 设计8421十进制减法的数字逻辑课程
设计8421十进制减法的数字逻辑课程
更新:
2024-08-04 18:55:20
大小:
331KB
推荐:
★★★★★
来源:
网友上传分享
类别:
专业指导 - 课程资源
格式:
ZIP
反馈 / 投诉
文件下载
资源介绍
大学数字逻辑课程设计 8421十进制减法 本课程设计时用multisim11制作的,最好用相同的软件大开,不会出错,能正常运行
上一篇:
在MAX+PLUS II中,使用图形编辑器设计一个3位的十进制加法计数器,使用VHDL语言设计一个D触发器
下一篇:
基于FPGA设计的60进制减法器VHDL语言
相关推荐
12-02
设计8421十进制加减法的数字逻辑课程
12-02
设计8421十进制减法的数字逻辑课程
12-02
设计十进制加减法器的数字电路课程
12-02
一份关于十进制加减法器的数字逻辑设计及应用课程设计报告
12-02
一个四位的ALU运算器(作为数字逻辑课程设计任务)
12-02
数字逻辑课程设计:使用logisim软件制作的数字时钟项目(.circ文件)
12-02
数字逻辑课程设计:制作具备月、日、时、分、秒显示功能的数字时钟
12-02
设计一个简易秒表的数字逻辑课程项目(包含logisim文件):.circ
12-02
设计数字时钟是数字逻辑课程的一部分任务
12-02
数字逻辑课程设计:使用Logisim创建的数字时钟项目(.circ文件)