-
设计与实现Radix-8复数除法器
资源介绍
:设计了一种高性能、低功耗的Radix-8时序复数除法器.该复数除法器采用了逐位递归算法
和操作数预变换技术,并在传统结构的基础上,选用冗余形式保留预校正变量,节省了超长进位加
法器的使用,缩短了关键路径的延时.设计还通过实部和虚部商位的合并以及基于6输入查找表结
构的硬件优化,提高了乘加逻辑单元的资源利用率.Stratix-II型现场可编程逻辑器件仿真验证表
明,与使用超长进位加法器的传统结构相比,所设计的复数除法器的速度提高了44%,硬件资源减
少了31%.